Laporan Akhir Percobaan 1 Modul 2



1. Jurnal[Back]



2. Alat dan Bahan[Back]

2.1. Modul D'Lorenzo



2.2. Jumper



2.3. Panel DL 2203C
2.4. Panel DL 2203D
2.5. Panel DL 2203S


3. Rangkaian Simulasi[Back]


4. Prinsip Kerja Rangkaian[Back]

Rangkaian tersebut terdiri dari 2 jenis flip-flop, yaitu J-K Flip flop dan D Flip-flop.        

    Pada rangkaian J-K Flip flop, output yang dihasilkan pada kaki Q dan Q' adalah 0 dan 1. 

Pada jenis flip flop ini, pin R-S diibaratkan sebagai pemain utama sedangkan pin J,K,CLK sebagai pemain cadangan.

Dimana, jika R dan S bekerja maka yang berhak mengendalikan output adalah mereka dan pin yang lainnya tidak akan berpengaruh walaupun diubah-ubah (don't care).

Input 1 yang di not kan menjadi 0 pada kaki S ditampilkan pada pin Q dan input 0 yang di not kan menjadi 1 akan ditampilkan pada pin Q'.

Pin J,K,CLK akan berpengaruh (dapat mengubah output) saat pin R-S keduanya mengalami logika 0.


    Untuk rangkaian D- Flip flop juga sama dengan rangkaian J-K flip flop diatas, dimana input ditentukan oleh kaki R - S dan kaki D serta CLK tidak berpengaruh (don't care).

Pin D dan CLK akan bisa berpengaruh (merubah output) saat pin R-S mengalami logika 0(tidak aktif).


5. Video Rangkaian[Back]






6. Analisa[Back]

Percobaan 1 :

1. Bagaimana jika B0 dan B1 sama-sama diberi lagi kan nol, apa yang terjadi pada rangkaian?

Jawab : Output pada rangkaian (Q dan Q') berlogika 1, kondisi ini disebut kondisi terlarang karena dapat merusak komponen rangkaian.


2. Bagaimana jika B3 diputuskan atau tidak dihubungkan ke rangkaian, apa yang terjadi pada rangkaian?

Jawab : Tidak ada pengaruh pada rangkaian, dikarenakan yang berperan pada output saat ini adalah pin R-S sehingga pin J  K, CLK tidak memiliki pengaruh sama sekali terhadap output rangkaian.


3. Jelaskan apa yang dimaksud dengan kondisi toggle, not change, kondisi terlarang pada flip flop !

Jawab :

a. Toggle adalah kondisi dimana output akan dibalik pada saat input clock ber logika naik (time raise) atau pada saat input berlogika rendah (fall time) tergantung dari jenis rangkaian yang digunakan.


b. Not Change adalah kondisi dimana output dari rangkaian flip flop tidak berubah ( tetap mempertahankan kondisi sebelumnya) saat inputnya berubah.


c. Kondisi terlarang adalah kondisi dimana kedua output dari rangkaian flip flop memiliki nilai yang sama ( 0 0 atau 1 1), hal ini dinamakan kondisi terlarang karena dapat menyebabkan error dan kerusakan pada rangkaian.



7. Link Download[Back]

    Download Video Rankaian Download
    Download Rangkaian Download
    Download jurnal percobaan Download
    Download Datasheet 74LS112 Download
    Download Datasheet 7474 Download
    Download Datasheet Resistor Download
    Download Datasheet Kapasitor Download
    Download Datasheet LED Download



Tidak ada komentar:

Posting Komentar

  Bahan Presentasi untuk Mata Kuliah ELEKTRONIKA, SISTEM DIGITAL, DAN uP&uC OLEH: Rial Rifwandi 2010951037 Dosen Pengampu: Darwison, M.T...