Laporan Akhir 1 M4



1. Jurnal[Back]



2. Alat dan Bahan[Back]

2.1. Modul D'Lorenzo



2.2. Jumper



2.3. Panel DL 2203C
2.4. Panel DL 2203D
2.5. Panel DL 2203S


3. Rangkaian Simulasi[Back]



4. Prinsip Kerja Rangkaian[Back]

    Di percobaan 1 ini, kita memakai rangkaian shift register dimana keluarannya berupa 4 bit. Pada rangkaian ini kita menggunakan 4 buah J-K flip flop yang masing- masingnya mewakili 1 bit.

    Pada kondisi 1, rangkaian merupakan shift register SISO , yaitu jalur masuknya data berjumlah satu dan jalur keluarannya juga satu. 

    Pada kondisi 2, rangkaian berjenis SIPO yaitu data yang masuk secara serial dan keluar secara paralel (serempak).

    Pada kondisi 3, rangkaian merupakan shift register PISO yaitu ketika inputannya masuk secara paralel ( serempak) dan outputnya secara serial (satu - satu). 

    Pada kondisi 4, merupakan rangkaian shift register PIPO, yaitu ketika inputan masuk secara paralel (serempak) dan outputnya juga secara serempak (paralel).

5. Video Rangkaian[Back]



6. Analisa[Back]

1. Analisa output yang dihasilkan tiap-tiap kondisi
 
a. Kondisi 1 : SISO, dikarenakan input rangkaian masuk secara bergantian, dan output rangkaian juga ditampilkan secara bergantian.
b. Kondisi 2 : SIPO, dikarenakan input pada rangkaian masuk secara bergantian, dan outputnya ditampilkan secara serentak / bersamaan.
c. Kondisi 3 : PISO, dikarenakan input pada rangkaian masuk secara bersamaan, dan outputnya ditampilkan secara bergantian.
d. Kondisi 4 : PIPO, dikarenakan input rangkaian masuk secara serentak dan ditampilkan juga serentak.

2. Jika gerbang AND pada rangkaian dihilangkan, sumber clock dihubungkan langsung ke flip-flop, bandingkan output yang didapatkan.

a. Kondisi 1 : Output yang dihasilkan sama dengan saat menggunakan gerbang AND.
b. Kondisi 2 : Output yang dihasilkan berbeda dengan saat menggunakan gerbang AND.
c. Kondisi 3 : Output yang dihasilkan sama dengan saat menggunakan gerbang AND.
d. Kondisi 4 : Output yang dihasilkan sama dengan saat menggunakan gerbang AND.
Secara keseluruhan, output yang dihasilkan sama dengan saat menggunakan gerbang AND, perbedaannya saat tidak menggunakan gerbang AND, outputnya tidak bisa dihentikan.


7. Link Download[Back]

    Download Video Rangkaian Download
    Download Rangkaian Download
    Download jurnal percobaan Download
    Download Datasheet 74LS112 Download
    Download Datasheet 7474 Download
    Download Datasheet Resistor Download
    Download Datasheet Kapasitor Download
    Download Datasheet LED Download



Tidak ada komentar:

Posting Komentar

  Bahan Presentasi untuk Mata Kuliah ELEKTRONIKA, SISTEM DIGITAL, DAN uP&uC OLEH: Rial Rifwandi 2010951037 Dosen Pengampu: Darwison, M.T...